Modul 1 GERBANG LOGIKA
DAFTAR ISI
1. Tujuan
1. Merangkai dan menguji operasi dari gerbang logika.
2. Merangkai dan menguji gerbang logika dan Aljabar Boelean.
3. Merangkai dan menguji rangkaian Encoder dan Decoder.
4. Merangkai dan menguji rangkaian Multiplexer dan Demultiplexer.
2. Alat dan Bahan
1. Panel DL 2203C.
2. Panel DL 2203S.
3. Jumper.
4. Laptop.
5. Software Proteus ver minimal 8.17
3. Dasar Teori
3.1 Gerbang Logika
a. Gerbang AND
Tabel 1.1 Tabel Kebenaran Logika AND
A | B | Y |
---|---|---|
0 | 0 | 0 |
0 | 1 | 0 |
1 | 0 | 0 |
1 | 1 | 1 |
Gerbang AND menggunakan operasi perkalian. Keluaran bernilai 1 jika semua input adalah 1. Jika salah satu atau lebih input bernilai 0 maka output akan bernilai 0.
b. Gerbang OR
Gambar 1.5 (a) Rangkaian dasar gerbang OR (b) Simbol gerbang OR
Tabel 1.2 Tabel Kebenaran Logika OR
A | B | Y |
---|---|---|
0 | 0 | 0 |
0 | 1 | 1 |
1 | 0 | 1 |
1 | 1 | 1 |
Gerbang OR menggunakan operasi penjumlahan. Output bernilai 0 hanya jika semua input bernilai 0. Jika salah satu atau lebih input bernilai 1 maka output bernilai 1.
c. Inverter (Gerbang NOT)
Tabel 1.3 Tabel Kebenaran Logika NOT
A | Y |
---|---|
0 | 1 |
1 | 0 |
Gerbang NOT menghasilkan keluaran yang selalu berlawanan dengan masukannya.
d. Gerbang NOR
Tabel 1.4 Tabel Kebenaran Logika NOR
A | B | Y |
---|---|---|
0 | 0 | 1 |
0 | 1 | 0 |
1 | 0 | 0 |
1 | 1 | 0 |
Gerbang NOR adalah gerbang OR yang disambung ke inverter. Jadi outputnya adalah kebalikan dari gerbang OR.
e. Gerbang NAND
Tabel 1.5 Tabel Kebenaran Logika NAND
A | B | Y |
---|---|---|
0 | 0 | 1 |
0 | 1 | 1 |
1 | 0 | 1 |
1 | 1 | 0 |
Gerbang NAND adalah gerbang AND yang keluarannya disambungkan ke inverter. Dan nilai outputnya merupakan kebalikan dari gerbang AND.
f. Gerbang Exclusive OR (X-OR)
Tabel 1.6 Tabel Kebenaran Logika X-OR
X | Y | Z |
---|---|---|
0 | 0 | 0 |
0 | 1 | 1 |
1 | 0 | 1 |
1 | 1 | 0 |
X-OR merupakan gerbang OR yang bersifat eksklusif: jika jumlah input bernilai ganjil maka output 1, jika jumlah input genap maka output 0.
g. Gerbang Exclusive NOR (X-NOR)
Tabel 1.7 Tabel Kebenaran Logika X-NOR
A | B | Y |
---|---|---|
0 | 0 | 1 |
0 | 1 | 0 |
1 | 0 | 0 |
1 | 1 | 1 |
X-NOR adalah kebalikan dari X-OR atau gerbang X-OR yang outputnya disambungkan dengan inverter. Jika jumlah input genap maka output 1, jika ganjil maka output 0.
3.2 Encoder-Decoder
Encoder dan decoder dalam dunia elektronika digital adalah dua komponen penting yang banyak digunakan dalam sistem komunikasi, pengolahan data, dan kontrol digital.
a. Encoder
Encoder adalah perangkat yang mengubah data atau sinyal menjadi kode biner sehingga lebih mudah diproses.
b. Decoder
Tabel 1.9 Tabel Kebenaran Decoder 2 to 4
A0 | A1 | Y0 | Y1 | Y2 | Y3 |
---|---|---|---|---|---|
X | X | 1 | 1 | 1 | 1 |
0 | 0 | 0 | 1 | 1 | 1 |
0 | 1 | 1 | 0 | 1 | 1 |
1 | 0 | 1 | 1 | 0 | 1 |
1 | 1 | 1 | 1 | 1 | 0 |
Decoder berfungsi mengubah kode biner menjadi sinyal keluaran yang sesuai.
3.3 Multiplexer dan Demultiplexer
Multiplexer (MUX) menggabungkan beberapa sinyal masukan menjadi satu keluaran, sedangkan Demultiplexer (DEMUX) menerima satu sinyal masukan dan menyalurkannya ke salah satu dari banyak jalur keluaran.
a. Multiplexer
Tabel 2.0 Tabel Kebenaran Multiplexer 4 to 1
Multiplexer adalah perangkat pemilih beberapa jalur data ke dalam satu jalur untuk dikirim ke titik lain.
b. Demultiplexer
Tabel 2.1 Tabel Kebenaran Demultiplexer 1 to 4
Demultiplexer (DEMUX) adalah kebalikan dari multiplexer: berfungsi mengarahkan satu input ke salah satu dari beberapa output berdasarkan sinyal seleksi. DEMUX sering disebut "data distributor.
Komentar
Posting Komentar